fond
Model Checking Contest 2019
9th edition, Prague, Czech Republic, April 7, 2019 (TOOLympics)
Execution of r189-csrt-155225080200331
Last Updated
Apr 15, 2019

About the Execution of ITS-Tools.M for BridgeAndVehicles-COL-V10P10N10

Execution Summary
Max Memory
Used (MB)
Time wait (ms) CPU Usage (ms) I/O Wait (ms) Computed Result Execution
Status
1614.850 54941.00 146401.00 122.10 FFFFTFTFFFTFTFFT normal

Execution Chart

We display below the execution chart for this examination (boot time has been removed).

Trace from the execution

Formatting '/local/x2003239/mcc2019-input.r189-csrt-155225080200331.qcow2', fmt=qcow2 size=4294967296 backing_file=/local/x2003239/mcc2019-input.qcow2 encryption=off cluster_size=65536 lazy_refcounts=off refcount_bits=16
Waiting for the VM to be ready (probing ssh)
....................................
=====================================================================
Generated by BenchKit 2-3954
Executing tool itstoolsm
Input is BridgeAndVehicles-COL-V10P10N10, examination is LTLFireability
Time confinement is 3600 seconds
Memory confinement is 16384 MBytes
Number of cores is 4
Run identifier is r189-csrt-155225080200331
=====================================================================

--------------------
preparation of the directory to be used:
/home/mcc/execution
total 204K
-rw-r--r-- 1 mcc users 3.3K Feb 9 07:51 CTLCardinality.txt
-rw-r--r-- 1 mcc users 15K Feb 9 07:51 CTLCardinality.xml
-rw-r--r-- 1 mcc users 3.0K Feb 5 04:37 CTLFireability.txt
-rw-r--r-- 1 mcc users 16K Feb 5 04:37 CTLFireability.xml
-rw-r--r-- 1 mcc users 4.0K Mar 10 17:31 GenericPropertiesDefinition.xml
-rw-r--r-- 1 mcc users 6.1K Mar 10 17:31 GenericPropertiesVerdict.xml
-rw-r--r-- 1 mcc users 118 Feb 24 15:05 GlobalProperties.txt
-rw-r--r-- 1 mcc users 356 Feb 24 15:05 GlobalProperties.xml
-rw-r--r-- 1 mcc users 3.1K Feb 4 22:57 LTLCardinality.txt
-rw-r--r-- 1 mcc users 14K Feb 4 22:57 LTLCardinality.xml
-rw-r--r-- 1 mcc users 2.4K Feb 4 22:32 LTLFireability.txt
-rw-r--r-- 1 mcc users 11K Feb 4 22:32 LTLFireability.xml
-rw-r--r-- 1 mcc users 4.0K Feb 2 01:11 ReachabilityCardinality.txt
-rw-r--r-- 1 mcc users 18K Feb 2 01:11 ReachabilityCardinality.xml
-rw-r--r-- 1 mcc users 3.6K Jan 29 12:10 ReachabilityFireability.txt
-rw-r--r-- 1 mcc users 19K Jan 29 12:10 ReachabilityFireability.xml
-rw-r--r-- 1 mcc users 1.9K Feb 4 22:18 UpperBounds.txt
-rw-r--r-- 1 mcc users 3.9K Feb 4 22:18 UpperBounds.xml

-rw-r--r-- 1 mcc users 5 Jan 29 09:34 equiv_pt
-rw-r--r-- 1 mcc users 10 Jan 29 09:34 instance
-rw-r--r-- 1 mcc users 5 Jan 29 09:34 iscolored
-rw-r--r-- 1 mcc users 38K Mar 10 17:31 model.pnml

--------------------
content from stdout:

=== Data for post analysis generated by BenchKit (invocation template)

The expected result is a vector of booleans
BOOL_VECTOR

here is the order used to build the result vector(from text file)
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-00
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-01
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-02
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-03
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-04
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-05
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-06
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-07
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-08
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-09
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-10
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-11
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-12
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-13
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-14
FORMULA_NAME BridgeAndVehicles-COL-V10P10N10-LTLFireability-15

=== Now, execution of the tool begins

BK_START 1553600459129

11:41:01.525 [main] ERROR PNML validation - The rng grammar file can't be accessed : www.pnml.org
11:41:01.527 [main] ERROR import - Grammar file errors have been raised, the validation can't be done, process will continue without Grammar validation
Working with output stream class java.io.PrintStream
Using solver Z3 to compute partial order matrices.
Built C files in :
/home/mcc/execution
Running greatSPN : CommandLine [args=[/home/mcc/BenchKit//greatspn//bin/pinvar, /home/mcc/execution/gspn], workingDir=/home/mcc/execution]
Run of greatSPN captured in /home/mcc/execution/outPut.txt
Running greatSPN : CommandLine [args=[/home/mcc/BenchKit//greatspn//bin/RGMEDD2, /home/mcc/execution/gspn, -META, -varord-only], workingDir=/home/mcc/execution]
Run of greatSPN captured in /home/mcc/execution/outPut.txt
Using order generated by GreatSPN with heuristic : META
Invoking ITS tools like this :CommandLine [args=[/home/mcc/BenchKit/itstools/plugins/fr.lip6.move.gal.itstools.binaries_1.0.0.201903251645/bin/its-ltl-linux64, --gc-threshold, 2000000, -i, /home/mcc/execution/LTLFireability.pnml.gal, -t, CGAL, -LTL, /home/mcc/execution/LTLFireability.ltl, -c, -stutter-deadlock, --load-order, /home/mcc/execution/model.ord], workingDir=/home/mcc/execution]

its-ltl command run as :

/home/mcc/BenchKit/itstools/plugins/fr.lip6.move.gal.itstools.binaries_1.0.0.201903251645/bin/its-ltl-linux64 --gc-threshold 2000000 -i /home/mcc/execution/LTLFireability.pnml.gal -t CGAL -LTL /home/mcc/execution/LTLFireability.ltl -c -stutter-deadlock --load-order /home/mcc/execution/model.ord
Read 16 LTL properties
Successfully loaded order from file /home/mcc/execution/model.ord
Checking formula 0 : !(((G("(((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_1>=1))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_10>=1)))"))U(F(G(X("(SUR_PONT_A_0>=1)"))))))
Formula 0 simplified : !(G"(((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_1>=1))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_1>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_2>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_3>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_4>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_5>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_6>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_7>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_8>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_9>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_0>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_1>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_2>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_3>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_4>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_5>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_6>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_7>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_8>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_9>=1))&&(NB_ATTENTE_A_10>=1)))||((((CONTROLEUR_1>=1)&&(NB_ATTENTE_B_0>=1))&&(COMPTEUR_10>=1))&&(NB_ATTENTE_A_10>=1)))" U FGX"(SUR_PONT_A_0>=1)")
Presburger conditions satisfied. Using coverability to approximate state space in K-Induction.
Normalized transition count is 90
// Phase 1: matrix 90 rows 48 cols
invariant :SUR_PONT_B_0 + ATTENTE_B_0 + ROUTE_B_0 + SORTI_B_0 = 10
invariant :NB_ATTENTE_B_0 + NB_ATTENTE_B_1 + NB_ATTENTE_B_2 + NB_ATTENTE_B_3 + NB_ATTENTE_B_4 + NB_ATTENTE_B_5 + NB_ATTENTE_B_6 + NB_ATTENTE_B_7 + NB_ATTENTE_B_8 + NB_ATTENTE_B_9 + NB_ATTENTE_B_10 = 1
invariant :SORTI_A_0 + ROUTE_A_0 + ATTENTE_A_0 + SUR_PONT_A_0 = 10
invariant :COMPTEUR_0 + COMPTEUR_1 + COMPTEUR_2 + COMPTEUR_3 + COMPTEUR_4 + COMPTEUR_5 + COMPTEUR_6 + COMPTEUR_7 + COMPTEUR_8 + COMPTEUR_9 + COMPTEUR_10 = 1
invariant :NB_ATTENTE_A_0 + NB_ATTENTE_A_1 + NB_ATTENTE_A_2 + NB_ATTENTE_A_3 + NB_ATTENTE_A_4 + NB_ATTENTE_A_5 + NB_ATTENTE_A_6 + NB_ATTENTE_A_7 + NB_ATTENTE_A_8 + NB_ATTENTE_A_9 + NB_ATTENTE_A_10 = 1
invariant :CAPACITE_0 + SUR_PONT_A_0 + -1'ATTENTE_B_0 + -1'ROUTE_B_0 + -1'SORTI_B_0 = 0
invariant :CONTROLEUR_0 + CONTROLEUR_1 + CHOIX_0 + CHOIX_1 + VIDANGE_0 + VIDANGE_1 = 1
Running compilation step : CommandLine [args=[gcc, -c, -I/home/mcc/BenchKit//lts_install_dir//include, -I., -std=c99, -fPIC, -O2, model.c], workingDir=/home/mcc/execution]
Compilation finished in 3869 ms.
Running link step : CommandLine [args=[gcc, -shared, -o, gal.so, model.o], workingDir=/home/mcc/execution]
Link finished in 75 ms.
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, --when, --ltl, ([]((LTLAP0==true)))U(<>([](X((LTLAP1==true))))), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 1150 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-00 FALSE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, -p, --pins-guards, --when, --ltl, []((LTLAP2==true)), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 934 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-01 FALSE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, --when, --ltl, X(([]([]((LTLAP3==true))))U(X((LTLAP4==true)))), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 672 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-02 FALSE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, --when, --ltl, ((<>((LTLAP5==true)))U(X((LTLAP1==true))))U([]([]((LTLAP0==true)))), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 1239 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-03 FALSE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, --when, --ltl, <>(<>(((LTLAP6==true))U(X((LTLAP1==true))))), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 1719 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-04 TRUE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, --when, --ltl, X([](([]((LTLAP5==true)))U([]((LTLAP4==true))))), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 369 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-05 FALSE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, -p, --pins-guards, --when, --ltl, (([]((LTLAP5==true)))U([]((LTLAP7==true))))U((LTLAP8==true)), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 556 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-06 TRUE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, --when, --ltl, [](X([]((LTLAP5==true)))), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 184 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-07 FALSE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, -p, --pins-guards, --when, --ltl, [](((LTLAP1==true))U(((LTLAP7==true))U((LTLAP6==true)))), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 800 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-08 FALSE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, --when, --ltl, X([]((X((LTLAP8==true)))U([]((LTLAP2==true))))), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 606 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-09 FALSE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, -p, --pins-guards, --when, --ltl, <>((LTLAP1==true)), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 1613 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-10 TRUE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, --when, --ltl, X([]((LTLAP4==true))), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 1464 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-11 FALSE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, -p, --pins-guards, --when, --ltl, (([]((LTLAP6==true)))U([]((LTLAP4==true))))U(<>(<>(<>((LTLAP9==true))))), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 2156 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-12 TRUE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, --when, --ltl, X((LTLAP10==true)), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 421 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-13 FALSE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, -p, --pins-guards, --when, --ltl, <>([]([]((LTLAP6==true)))), --buchi-type=spotba], workingDir=/home/mcc/execution]
LTSmin run took 1240 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-14 FALSE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
Running LTSmin : CommandLine [args=[/home/mcc/BenchKit//lts_install_dir//bin/pins2lts-mc, ./gal.so, --threads=8, -p, --pins-guards, --when, --ltl, <>(((LTLAP5==true))U(((LTLAP7==true))U((LTLAP8==true)))), --buchi-type=spotba], workingDir=/home/mcc/execution]
Reverse transition relation is NOT exact ! Due to transitions t0, t11, t22, t23, t24, t25, t56, t57, t68, t69, t70, t71, t72, t73, t74, t75, t76, t77, t78, t79, t80, t81, t82, t83, t84, t85, t86, t87, t88, t89, t90, t91, t92, t93, t94, t95, t96, t97, t98, t99, t100, t101, t102, t103, t104, t105, t106, t107, t108, t109, t110, t111, t112, t113, t114, t115, t116, t117, t118, t119, t120, t121, t122, t123, t124, t125, t126, t127, t128, t129, t130, t131, t132, t133, t134, t135, t136, t137, t138, t139, t140, t141, t142, t143, t144, t145, t146, t147, t148, t149, t150, t151, t152, t153, t154, t155, t156, t157, t158, t159, t160, t161, t162, t163, t164, t165, t166, t167, t188, t189, t190, t191, t192, t193, t194, t195, t196, t197, t198, t199, t200, t201, t202, t203, t204, t205, t206, t207, t208, t209, t210, t211, t212, t213, t214, t215, t216, t217, t218, t219, t220, t221, t222, t223, t224, t225, t226, t227, t228, t229, t230, t231, t232, t233, t234, t235, t236, t237, t238, t239, t240, t241, t242, t243, t244, t245, t246, t247, t248, t249, t250, t251, t252, t253, t254, t255, t256, t257, t258, t259, t260, t261, t262, t263, t264, t265, t266, t267, t268, t269, t270, t271, t272, t273, t274, t275, t276, t277, Intersection with reachable at each step enabled. (destroyed/reverse/intersect/total) :32/58/198/288
LTSmin run took 694 ms.
FORMULA BridgeAndVehicles-COL-V10P10N10-LTLFireability-15 TRUE TECHNIQUES PARTIAL_ORDER EXPLICIT LTSMIN SAT_SMT
ITS tools runner thread asked to quit. Dying gracefully.

BK_STOP 1553600514070

--------------------
content from stderr:

+ export BINDIR=/home/mcc/BenchKit/
+ BINDIR=/home/mcc/BenchKit/
++ pwd
+ export MODEL=/home/mcc/execution
+ MODEL=/home/mcc/execution
+ [[ LTLFireability = StateSpace ]]
+ /home/mcc/BenchKit//runeclipse.sh /home/mcc/execution LTLFireability -its -ltsminpath /home/mcc/BenchKit//lts_install_dir/ -greatspnpath /home/mcc/BenchKit//greatspn/ -order META -manyOrder -smt
+ ulimit -s 65536
+ [[ -z '' ]]
+ export LTSMIN_MEM_SIZE=8589934592
+ LTSMIN_MEM_SIZE=8589934592
+ /home/mcc/BenchKit//itstools/its-tools -data /home/mcc/execution/workspace -pnfolder /home/mcc/execution -examination LTLFireability -z3path /home/mcc/BenchKit//z3/bin/z3 -yices2path /home/mcc/BenchKit//yices/bin/yices -its -ltsminpath /home/mcc/BenchKit//lts_install_dir/ -greatspnpath /home/mcc/BenchKit//greatspn/ -order META -manyOrder -smt -vmargs -Dosgi.locking=none -Declipse.stateSaveDelayInterval=-1 -Dosgi.configuration.area=/tmp/.eclipse -Xss8m -Xms40m -Xmx8192m -Dfile.encoding=UTF-8 -Dosgi.requiredJavaVersion=1.6
Mar 26, 2019 11:41:01 AM fr.lip6.move.gal.application.Application start
INFO: Running its-tools with arguments : [-pnfolder, /home/mcc/execution, -examination, LTLFireability, -z3path, /home/mcc/BenchKit//z3/bin/z3, -yices2path, /home/mcc/BenchKit//yices/bin/yices, -its, -ltsminpath, /home/mcc/BenchKit//lts_install_dir/, -greatspnpath, /home/mcc/BenchKit//greatspn/, -order, META, -manyOrder, -smt]
Mar 26, 2019 11:41:01 AM fr.lip6.move.gal.application.MccTranslator transformPNML
INFO: Parsing pnml file : /home/mcc/execution/model.pnml
Mar 26, 2019 11:41:01 AM fr.lip6.move.gal.pnml.togal.PnmlToGalTransformer transform
INFO: Detected file is not PT type :http://www.pnml.org/version-2009/grammar/symmetricnet
Mar 26, 2019 11:41:01 AM fr.lip6.move.gal.pnml.togal.PnmlToGalTransformer transform
INFO: Load time of PNML (colored model parsed with PNMLFW) : 837 ms
Mar 26, 2019 11:41:02 AM fr.lip6.move.gal.pnml.togal.HLGALTransformer handlePage
INFO: Transformed 15 places.
Mar 26, 2019 11:41:02 AM fr.lip6.move.gal.pnml.togal.HLGALTransformer handlePage
INFO: Computed order using colors.
Mar 26, 2019 11:41:02 AM fr.lip6.move.gal.pnml.togal.HLGALTransformer handlePage
INFO: sort/places :sens->CONTROLEUR,CHOIX,VIDANGE,
compteur->COMPTEUR,
Dot->CAPACITE,SORTI_A,ROUTE_A,ATTENTE_A,SUR_PONT_A,SUR_PONT_B,ATTENTE_B,ROUTE_B,SORTI_B,
voitureA->NB_ATTENTE_A,
voitureB->NB_ATTENTE_B,

Mar 26, 2019 11:41:02 AM fr.lip6.move.gal.pnml.togal.HLGALTransformer handlePage
INFO: Transformed 11 transitions.
Mar 26, 2019 11:41:02 AM fr.lip6.move.gal.pnml.togal.PnmlToGalTransformer transform
INFO: Computed order based on color domains.
Mar 26, 2019 11:41:02 AM fr.lip6.move.serialization.SerializationUtil systemToFile
INFO: Time to serialize gal into /home/mcc/execution/model.pnml.img.gal : 7 ms
Mar 26, 2019 11:41:02 AM fr.lip6.move.gal.instantiate.Instantiator instantiateParameters
INFO: On-the-fly reduction of False transitions avoided exploring 39.0 instantiations of transitions. Total transitions/syncs built is 118
Mar 26, 2019 11:41:02 AM fr.lip6.move.gal.instantiate.GALRewriter flatten
INFO: Flatten gal took : 107 ms
Mar 26, 2019 11:41:03 AM fr.lip6.move.gal.instantiate.GALRewriter flatten
INFO: Flatten gal took : 37 ms
Mar 26, 2019 11:41:03 AM fr.lip6.move.gal.semantics.DeterministicNextBuilder getDeterministicNext
INFO: Input system was not deterministic with 11 transitions. Expanding to a total of 351 deterministic transitions.
Mar 26, 2019 11:41:03 AM fr.lip6.move.gal.semantics.DeterministicNextBuilder getDeterministicNext
INFO: Determinization took 3 ms.
Mar 26, 2019 11:41:03 AM fr.lip6.move.gal.application.StructuralToGreatSPN handlePage
INFO: Transformed 48 places.
Mar 26, 2019 11:41:03 AM fr.lip6.move.gal.application.StructuralToGreatSPN handlePage
INFO: Transformed 288 transitions.
Mar 26, 2019 11:41:03 AM fr.lip6.move.gal.semantics.DeterministicNextBuilder getDeterministicNext
INFO: Input system was not deterministic with 11 transitions. Expanding to a total of 351 deterministic transitions.
Mar 26, 2019 11:41:03 AM fr.lip6.move.serialization.SerializationUtil systemToFile
INFO: Time to serialize gal into /home/mcc/execution/LTLFireability.pnml.gal : 7 ms
Mar 26, 2019 11:41:03 AM fr.lip6.move.gal.semantics.DeterministicNextBuilder getDeterministicNext
INFO: Determinization took 2 ms.
Mar 26, 2019 11:41:03 AM fr.lip6.move.serialization.SerializationUtil serializePropertiesForITSLTLTools
INFO: Time to serialize properties into /home/mcc/execution/LTLFireability.ltl : 17 ms
Mar 26, 2019 11:41:04 AM fr.lip6.move.gal.gal2smt.bmc.KInductionSolver computeAndDeclareInvariants
INFO: Computed 7 place invariants in 26 ms
Mar 26, 2019 11:41:04 AM fr.lip6.move.gal.gal2smt.bmc.KInductionSolver init
INFO: Proved 48 variables to be positive in 332 ms
Mar 26, 2019 11:41:04 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver computeAblingMatrix
INFO: Computing symmetric may disable matrix : 288 transitions.
Mar 26, 2019 11:41:04 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver printStats
INFO: Computation of disable matrix completed :0/288 took 0 ms. Total solver calls (SAT/UNSAT): 0(0/0)
Mar 26, 2019 11:41:04 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver printStats
INFO: Computation of Complete disable matrix. took 40 ms. Total solver calls (SAT/UNSAT): 0(0/0)
Mar 26, 2019 11:41:04 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver computeAblingMatrix
INFO: Computing symmetric may enable matrix : 288 transitions.
Mar 26, 2019 11:41:04 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver printStats
INFO: Computation of Complete enable matrix. took 12 ms. Total solver calls (SAT/UNSAT): 0(0/0)
Mar 26, 2019 11:41:09 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver computeCoEnablingMatrix
INFO: Computing symmetric co enabling matrix : 288 transitions.
Mar 26, 2019 11:41:09 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver printStats
INFO: Computation of co-enabling matrix(0/288) took 182 ms. Total solver calls (SAT/UNSAT): 241(111/130)
Mar 26, 2019 11:41:13 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver printStats
INFO: Computation of co-enabling matrix(23/288) took 3258 ms. Total solver calls (SAT/UNSAT): 5861(316/5545)
Mar 26, 2019 11:41:16 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver printStats
INFO: Computation of co-enabling matrix(47/288) took 6261 ms. Total solver calls (SAT/UNSAT): 11403(657/10746)
Mar 26, 2019 11:41:19 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver printStats
INFO: Computation of co-enabling matrix(73/288) took 9279 ms. Total solver calls (SAT/UNSAT): 17292(657/16635)
Mar 26, 2019 11:41:22 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver printStats
INFO: Computation of co-enabling matrix(103/288) took 12311 ms. Total solver calls (SAT/UNSAT): 23247(657/22590)
Mar 26, 2019 11:41:25 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver printStats
INFO: Computation of co-enabling matrix(137/288) took 15403 ms. Total solver calls (SAT/UNSAT): 28908(657/28251)
Mar 26, 2019 11:41:28 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver printStats
INFO: Computation of co-enabling matrix(179/288) took 18416 ms. Total solver calls (SAT/UNSAT): 34305(657/33648)
Mar 26, 2019 11:41:31 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver printStats
INFO: Computation of co-enabling matrix(233/288) took 21436 ms. Total solver calls (SAT/UNSAT): 38652(657/37995)
Mar 26, 2019 11:41:33 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver printStats
INFO: Computation of Finished co-enabling matrix. took 23758 ms. Total solver calls (SAT/UNSAT): 40083(657/39426)
Mar 26, 2019 11:41:33 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver computeDoNotAccord
INFO: Computing Do-Not-Accords matrix : 288 transitions.
Mar 26, 2019 11:41:33 AM fr.lip6.move.gal.gal2smt.bmc.NecessaryEnablingsolver printStats
INFO: Computation of Completed DNA matrix. took 333 ms. Total solver calls (SAT/UNSAT): 45(0/45)
Mar 26, 2019 11:41:33 AM fr.lip6.move.gal.gal2pins.Gal2PinsTransformerNext transform
INFO: Built C files in 30235ms conformant to PINS in folder :/home/mcc/execution

Sequence of Actions to be Executed by the VM

This is useful if one wants to reexecute the tool in the VM from the submitted image disk.

set -x
# this is for BenchKit: configuration of major elements for the test
export BK_INPUT="BridgeAndVehicles-COL-V10P10N10"
export BK_EXAMINATION="LTLFireability"
export BK_TOOL="itstoolsm"
export BK_RESULT_DIR="/tmp/BK_RESULTS/OUTPUTS"
export BK_TIME_CONFINEMENT="3600"
export BK_MEMORY_CONFINEMENT="16384"

# this is specific to your benchmark or test

export BIN_DIR="$HOME/BenchKit/bin"

# remove the execution directoty if it exists (to avoid increse of .vmdk images)
if [ -d execution ] ; then
rm -rf execution
fi

# this is for BenchKit: explicit launching of the test
echo "====================================================================="
echo " Generated by BenchKit 2-3954"
echo " Executing tool itstoolsm"
echo " Input is BridgeAndVehicles-COL-V10P10N10, examination is LTLFireability"
echo " Time confinement is $BK_TIME_CONFINEMENT seconds"
echo " Memory confinement is 16384 MBytes"
echo " Number of cores is 4"
echo " Run identifier is r189-csrt-155225080200331"
echo "====================================================================="
echo
echo "--------------------"
echo "preparation of the directory to be used:"

tar xzf /home/mcc/BenchKit/INPUTS/BridgeAndVehicles-COL-V10P10N10.tgz
mv BridgeAndVehicles-COL-V10P10N10 execution
cd execution
if [ "LTLFireability" = "GlobalProperties" ] ; then
rm -f GenericPropertiesVerdict.xml
fi
if [ "LTLFireability" = "UpperBounds" ] ; then
rm -f GenericPropertiesVerdict.xml
fi
pwd
ls -lh

echo
echo "--------------------"
echo "content from stdout:"
echo
echo "=== Data for post analysis generated by BenchKit (invocation template)"
echo
if [ "LTLFireability" = "UpperBounds" ] ; then
echo "The expected result is a vector of positive values"
echo NUM_VECTOR
elif [ "LTLFireability" != "StateSpace" ] ; then
echo "The expected result is a vector of booleans"
echo BOOL_VECTOR
else
echo "no data necessary for post analysis"
fi
echo
if [ -f "LTLFireability.txt" ] ; then
echo "here is the order used to build the result vector(from text file)"
for x in $(grep Property LTLFireability.txt | cut -d ' ' -f 2 | sort -u) ; do
echo "FORMULA_NAME $x"
done
elif [ -f "LTLFireability.xml" ] ; then # for cunf (txt files deleted;-)
echo echo "here is the order used to build the result vector(from xml file)"
for x in $(grep '' LTLFireability.xml | cut -d '>' -f 2 | cut -d '<' -f 1 | sort -u) ; do
echo "FORMULA_NAME $x"
done
fi
echo
echo "=== Now, execution of the tool begins"
echo
echo -n "BK_START "
date -u +%s%3N
echo
timeout -s 9 $BK_TIME_CONFINEMENT bash -c "/home/mcc/BenchKit/BenchKit_head.sh 2> STDERR ; echo ; echo -n \"BK_STOP \" ; date -u +%s%3N"
if [ $? -eq 137 ] ; then
echo
echo "BK_TIME_CONFINEMENT_REACHED"
fi
echo
echo "--------------------"
echo "content from stderr:"
echo
cat STDERR ;